Em relação à eletrônica digital, assinale a opção correta.
Nos flip-flops tipo D, é possível utilizar os sinais adicionais clear (CLR) e preset (PRE) de forma complementar com o relógio, para evitar ações proibidas.
Nos latches SR, quando as entradas S e R têm estados lógicos iguais a 0, a ação executada pelo circuito sequencial é resetar.
No flip-flop D, construído por dois latches D disparados por um único clock, os latches são habilitados de forma independente, sendo o latch escravo habilitado quando o estado lógico do clock é igual a 1.
Um latch D construído a partir de um latch SR com habilitação E pode armazenar o valor binário na entrada sempre que E = 0.
O flip-flop toggle pode ser construído a partir de um flip-flop JK com os sinais de J e K em curto; nesse caso, o circuito inverte o sinal de saída do flip-flop no instante de cada transição do clock, tanto de 1 para 0 quanto de 0 para 1.